複製鏈接
請複製以下鏈接發送給好友

劉鵬

(浙江大學教授,博導)

鎖定
劉鵬,浙江大學信息與電子工程學系,教授,博導。 [1] 
中文名
劉鵬
國    籍
中國
民    族
畢業院校
浙江大學
職    稱
教授
職    務
博士生導師

劉鵬人物簡介

劉鵬,浙江大學教授, 博士生導師,圍繞新興應用對於計算系統的高性能、高能效和高可靠性需求,專注於處理器設計和硬件安全。負責完成國家863項目、國家自然科學基金、基礎預研、霍英東教育基金等10餘項國家縱向項目,研究涵蓋應用算法、微架構、電路三個層次,提供實用有效的解決方案。1992年畢業於浙江大學光學儀器專業,1999年2月獲浙江大學通信與電子系統工學博士學位,2009-2010年於美國羅切斯特大學訪問研究。2003年主持設計國內首款RISC/DSP媒體數字信號處理器(“浙大數芯”),浙大數芯系列IP核包括:媒體數字信號處理器、SerDes IP、32位微處理器CPU IP核,集成浙大數芯處理器IP核的系統芯片量產銷售超過2000萬顆。取得系統創造性的研究成果主要發表於IEEE Trans. Computers、ACM TACO、CHES、ISCA等國際頂級期刊和頂級會議。授權中國發明專利38件,授權發明專利轉讓1件。

劉鵬主講課程

本科生課程:
1.數字系統設計(二年級本科生信息工程、電子科學與技術專業必修課)
2.計算機組成與設計(三年級本科生信息工程、電子科學與技術專業必修課)
研究生課程:
1.並行結構與計算(博士研究生,碩士研究生)
目標:研究生需要系統方面的基礎理論,應該結合算法同體繫結構方面互相協同設計,掌握系統研究的方法和最新的計算機體系結構方面的發展,以及如何評估系統和閲讀理解計算機系統結構方面的論文。
2.集成電路設計博士研究生
課本:Neil H.E. Weste and David Money Harris, Integrated Circuit Design, Fourth Edition, 電子工業出版社,2011,8.
3.SOC設計方法學(博士研究生)
課本:(1)John L.Hennessy and David A.Patterson, Computer Architecture, A Quantitative Approach, Fifth Edition, China Machine Press, Nov. 2011.
(2)郭煒, SoC設計方法學, 電子工業出版社, 2011.
4.體系結構與並行處理專題碩士研究生
目標:掌握現代處理器的微結構、流水線、存儲體系、多核一致性協議及互連網絡的基本概念,閲讀相關體系結構會議的論文,採用模擬器進行結構的設計評估。
課本:John L.Hennessy and David A.Patterson, Computer Architecture, A Quantitative Approach, Fifth Edition, China Machine Press, Nov. 2011. [1] 

劉鵬研究方向

計算機體系結構及微結構,集成電路設計, 硬件安全。 [1] 

劉鵬主要貢獻

劉鵬代表性論文

TC'2021: Y. Wang, P. Liu, W. Wang, X. Wang, and Y. Jiang, 'On a Consistency Testing Model and Strategy for Revealing RISC Processor's Dark Instructions and Vulnerabilities,' IEEE Transactions on Computers, Accepted, 4 July 2021. Date of Publication: 14 July 2021.
TC'2019: P. Liu, S. Li, and Q. Ding, 'An Energy-Efficient Accelerator based on Hybrid CPU-FPGA Devices for Password Recovery,' IEEE Transactions on Computers, 68(2): 170-181, February 2019, Date of Publication: 03 September 2018.
TC'2017: P. Liu, Q. Hu, and X. Hua, 'Adaptive Coherence Granularity for Multi-Socket Systems,' IEEE Transactions on Computers, 66(8): 1302-1312, August 2017, Date of Publication: 1 March 2017.
TC'2016: P. Liu, L. Fang, M. C. Huang, Q. Hu, and G. Jiang, 'Building Expressive and Area-Efficient Directories with Hybrid Representation and Adaptive Multi-Granular Tracking,' IEEE Transactions on Computers, 65(3): 847-859, March 2016, Date of Publication: 20 May 2015.
CHES'20: 'A Hybrid-CPU-FPGA-based Solution to the Recovery of Sha256crypt-hashed Passwords,' Z. Zhang and P. Liu, Conference on Cryptographic Hardware and Embedded Systems, (CHES 2020), September 2020.
ISCA'10: 'An Intra-Chip Free-Space Optical Interconnect,' J. Xue et al., Proc. of the 37th Int’l Symp. on Computer Architecture, June 2010.

劉鵬專利成果

[38] ZL202110283214.4,陳敏珍,劉鵬,王維東,周迪;基於通信下界的神經網絡存內計算裝置及加速方法,申請日: 2021.03.17,授權公告日:2022.04.24.
[37] ZL202010818346.8,周迪,肖海林,曹廣,張仲非,劉鵬,韋文生;一種基於質量節點模型的學習方法,申請日: 2020.08.14,授權公告日:2022.04.19.
[36] ZL201910551465.9, 劉鵬, 魏寧傑, 王明釗, 吳東, 陳敏珍, 郭俊, 謝向輝; 現場可編程邏輯門陣列器件的比特流圖像化方法, 申請日:2019.06.24 授權公告日:2021.04.20.
[35] ZL201811414290.9, 韓濤,王宇澤,李宏亮,劉鵬;基於梯度提升算法的RTL硬件木馬檢測方法, 申請日:2018.11.26, 授權公告日:2020.12.08.
[34] ZL201811403040.5, 劉鵬,黃心憶,李宏亮;深度神經網絡硬件加速的數據輸入裝置與方法, 申請日:2018.11.23, 授權公告日:2020.12.04.
[33] ZL201810799294.7, 陸旭,華幸成,張禎,張振東,李宏亮,劉鵬;針對內存端緩存的數據動態旁路裝置及方法, 申請日:2018.07.19, 授權公告日:2020.10.16.
[32] ZL201810932888.0, 蔣雲帆,劉鵬,WPA2協議脆弱性的檢測裝置及方法, 申請日:2018.08.16, 公開日:2018.12.11,授權公告日:2020.05.05
[31] ZL201710411353.4, 丁慶緣,李順斌,陳逸飛,劉鵬,PBKDF2密碼算法加速方法及所用裝置. 申請日:2017.06.05, 公開日:2017.09.05,授權公告日:2019.12.20.
[30] ZL201310733130.1,劉鵬,辛願,曾毓瓏,一種數據預取方法及裝置. 申請日:2013.12.26,公開日:2015.07.21,授權公告日:2018.07.20.
[29] ZL201610236148.4, 劉鵬, 周英, 基於機器學習的預取能效優化自適應裝置及方法. 申請日:2016.04.16,公開日:2016.09.21,授權公告日:2018.02.27.
[28] ZL201510033143.7, 應用於高速背板芯片間電互連繫統的網格編碼調製方法. 發明人: 劉鵬,史航,王維東,郭俊,李順斌,鄔可俊,方興,吳東,江國範,謝向輝,申請日: 2015.01.22,授權公告日: 2017.11.24.
[27] ZL201510025847.X,C程序並行區域的檢測方法. 發明人: 劉鵬,耿洋,史冊,申請日: 2015.01.19, 授權公告日:2017.10.31.
[26] ZL201510100171.6, 適用於多電平脈衝幅度調製的自適應連續時間線性均衡器. 發明人:李順斌,劉鵬,王維東,方興,吳東,謝向輝,申請日: 2015.03.07, 授權公告日: 2017.04.19.
[25] ZL201410169430.6, 用於高速串行器/解串器的眼開監視器裝置及測試方法. 發明人:劉鵬,沈炳鋒,王維東,方興,李順斌,郭俊,鄔可俊,申請日: 2014.04.25, 授權公告日:2017.01.25.
[24] ZL201310134803.1, 多模式數據預取裝置及其管理方法. 發明人: 劉鵬,劉勇,辛願, 申請日: 2013-04-18, 授權公告日: 2016-03-02. pdf
[23] ZL201310127383.4, 線程感知多核數據預取自調方法. 發明人: 劉鵬,辛願,劉勇,於績洋,黃巍, 申請日: 2013-04-11, 授權公告日:2016-01-20. pdf
[22] ZL201210104961.8,適用於全局異步局部同步片上互連網絡的路由器裝置. 發明人: 劉鵬, 錢盛濤, 鄔可俊, 劉揚帆, 黃春明, 王維東, 姚慶棟, 申請日: 2012-04-11. 公告日: 2012-08-08, 授權公告日: 2014-11-20. pdf
[21] ZL201010039519.2,含有譯碼緩衝裝置的多線程的微處理器. 發明人: 王星, 劉鵬. 申請日: 2010-01-05, 公告日: 2010-06-30, 授權公告日: 2014-04-16. pdf
[20] ZL 201010219504.4, 衝突預測實現方法及所用衝突預測裝置事務存儲器. 發明人: 王苑瑾, 方磊, 高豐, 劉鵬, 史冊, 王維東, 姚慶棟. 申請日: 2010-07-04, 公告日: 2010-10-27授權公告日: 2013-05-01. pdf
[19] ZL201010125381.8,一種基於數據流模型的多處理器任務調度管理方法. 發明人: 姚懿鵬,劉鵬,申請日: 2010-03-16, 公告日: 2010-08-04,授權公告日: 2012-11-14. pdf
[18] ZL201010166248.7, 一種針對嵌入式多核系統的視頻編碼流水化並行方法. 發明人: 徐志遠, 劉鵬. 申請日: 2010-05-07, 公告日: 2010-10-13,授權公告日: 2012-02-01. pdf
[17] ZL 201010166256.1,基於非下采樣Contourlet變換的邊緣自適應圖像放大方法. 發明人:王維東, 吳祖成, 張申, 趙亞飛, 劉鵬, 史冊, 姚慶棟. 申請日:2010-05-07, 公告日: 2010-10- 20, 授權公告日:2011-12-07. pdf
[16] ZL 200910154752.2,基於異常處理的事務存儲訪問機制的實現方法及所用系統. 發明人: 劉鵬, 姚懿鵬, 王苑瑾, 高豐, 吳東, 史冊, 王維東, 姚慶棟. 申請日:2009-12-03, 公告日:2010-06-02, 授權公告日:2011-09-28. pdf
[15] ZL200910096982.8, 確定RDT片上網絡最短路由的方法. 發明人: 史冊, 陶文質, 劉鵬. 申請日: 2009.03.26公告日: 2009.08.26, 授權公告日: 2011-3-30. pdf
[14] ZL 200810059579.3, 一種適合於多處理器片上網絡的傳輸協議. 發明人: 劉鵬, 吳江南, 項存昶, 夏冰潔, 王維東, 史冊, 姚慶棟. 申請日: 2008-02-03, 公告日: 2008-07-23, 授權公告日:2010-11-17. pdf
[13] ZL 200810059344.4, 一種分佈式可測試片上網絡路由器. 發明人: 劉鵬, 項存昶, 王小航, 夏冰潔, 姚慶棟. 申請日: 2008-02-03, 公告日: 2008-07-30, 授權公告日: 2010-09-08. pdf
[12] ZL200810120837.4,一種DCT域插值舍入誤差補償方法. 發明人: 王維東, 鄭重, 張申, 汪少傑, 劉鵬,史冊, 姚慶棟. 申請日:2008-09-18, 公告日:2009-02-11, 授權日:2010-09-01. pdf
[11] ZL 200810060713.1,一種微處理器調試方法及所用的微處理器調試模塊. 發明人: 劉鵬, 鍾耿, 徐國柱, 王玥, 秦嶺,宋衞權, 姚慶棟. 申請日: 2008-04-25, 公告日: 2008-09-10, 授權日, 2010-02-24. pdf
[10] ZL 200710071565.9,32位的多模式微處理器. 發明人: 劉鵬, 陳科明, 顧雄禮, 黃衞兵, 王小航, 王維東, 史冊, 姚慶棟. 申請日: 2007-10-9, 公告日:2008-06-18, 授權日, 2010-02-24. pdf
[9] ZL 200710164584.6,一種適用於多處理器核系統芯片的調試方法. 發明人: 劉鵬, 王小航, 成杏梅, 史冊, 王維東, 姚慶棟. 申請日: 2007-12-11, 公告日: 2008.08.27, 授權公告日: 2009-12-02. pdf
[8] ZL 200710070104.X, 內設集中式程序轉移計算裝置的微處理器. 發明人: 劉鵬,江國範, 顧雄禮, 王維東, 姚慶棟. 申請日: 2007-07-20, 公告日: 2007-12-19, 授權公告日: 2009-07-15. pdf
[7] ZL200410016756.1, 一種應用於數字信號處理器流水線中的數據旁路系統. 發明人: 陳曉毅, 劉鵬, 姚慶棟,李東曉, 俞國軍. 申請日:2004-03-03, 公告日:2005-09-07授權公告日:2009-07-15. pdf
[6] ZL200410089584.0, 嵌入式信號處理器模擬器. 發明人: 鄭德春, 劉鵬, 王維東, 姚慶棟.申請日:2004-12-15, 公告日:2005-06-01, 授權公告日:2009-05-27. pdf
[5] ZL 200610154979.3, 高速分裂式乘累加器MAC裝置. 發明人: 劉鵬, 夏冰潔, 姚慶棟. 申請日: 2006-12-1, 公告日: 2007-05-16, 授權公告日:2009-03-04. pdf
[4] ZL 200410084483.4, 乘累加裝置. 發明人: 陳繼承, 劉鵬, 姚慶棟, 史冊, 王維東. 申請日: 2004-11-19, 公告日: 2005-06-29, 授權公告日: 2008-01-23.
[3] ZL 200410016753.8, 32位媒體數字信號處理器. 發明人: 劉鵬,姚慶棟, 李東曉, 王維東, 史冊, 陳曉毅, 周莉, 蔡鍾, 吳皓, 鄭偉, 賴莉雅, 琚小明. 申請日: 2004-03-03, 公告日: 2005.01.05, 授權公告日:2007-1-31.
[2] ZL 200410016754.2, 靜態實現數據旁路及寄存器文件數據寫入控制的處理器及編譯方法. 發明人: 琚小明, 史冊, 姚慶棟, 李東曉, 高磊, 劉鵬.申請日: 2004-03-03, 公告日: 2005.01.05, 授權公告日: 2006-9-20.
[1] ZL 200410016755.7, 超長指令字處理器及其指令壓縮方法. 發明人: 劉鵬,姚慶棟, 洪享. 申請日: 2004-03-03, 公告日: 2005.01.05, 授權公告日:2006-9-13. [1] 

劉鵬學術交流

  • 2013年10月11日在上海IBM報告:Design Space of High-Speed SerDes
  • 2012年8月在西安ACA-2012報告:MediaDSP64 Data Prefetecher
  • 2011年8月25日在上海IBM報告:Hardware Transactional Memory and Platform [1] 
參考資料