複製鏈接
請複製以下鏈接發送給好友

集成電路

(微型電子器件或部件)

鎖定
集成電路(integrated circuit)是一種微型電子器件或部件。採用一定的工藝,把一個電路中所需的晶體管電阻電容電感等元件及佈線互連一起,製作在一小塊或幾小塊半導體晶片或介質基片上,然後封裝在一個管殼內,成為具有所需電路功能的微型結構;其中所有元件在結構上已組成一個整體,使電子元件向着微小型化、低功耗、智能化和高可靠性方面邁進了一大步。它在電路中用字母“IC”表示。集成電路發明者為傑克·基爾比(基於鍺(Ge)的集成電路)和羅伯特·諾伊斯(基於硅(Si)的集成電路)。當今半導體工業大多數應用的是基於硅的集成電路。
中文名
集成電路
外文名
Integrated circuit
定    義
一種微型電子器件或部件
發明者
傑克·基爾比

集成電路綜述

集成電路,英文為Integrated Circuit,縮寫為IC;顧名思義,就是把一定數量的常用電子元件,如電阻、電容、晶體管等,以及這些元件之間的連線,通過半導體工藝集成在一起的具有特定功能的電路。是20世紀50年代後期到60年代發展起來的一種新型半導體器件。它是經過氧化光刻擴散外延、蒸鋁等半導體制造工藝,把構成具有一定功能的電路所需的半導體、電阻、電容等元件及它們之間的連接導線全部集成在一小塊硅片上,然後焊接封裝在一個管殼內的電子器件。其封裝外殼有圓殼式、扁平式或雙列直插式等多種形式。集成電路技術包括芯片製造技術與設計技術,主要體現在加工設備,加工工藝,封裝測試,批量生產及設計創新的能力上。
為什麼會產生集成電路?我們知道任何發明創造背後都是有驅動力的,而驅動力往往來源於問題。那麼集成電路產生之前的問題是什麼呢?我們看一下1946年在美國誕生的世界上第一台電子計算機,它是一個佔地150平方米、重達30噸的龐然大物,裏面的電路使用了17468只電子管、7200只電阻、10000只電容、50萬條線,耗電量150千瓦 [1]  。顯然,佔用面積大、無法移動是它最直觀和突出的問題;如果能把這些電子元件和連線集成在一小塊載體上該有多好!我們相信,有很多人思考過這個問題,也提出過各種想法。典型的如英國雷達研究所的科學家達默,他在1952年的一次會議上提出:可以把電子線路中的分立元器件,集中製作在一塊半導體晶片上,一小塊晶片就是一個完整電路,這樣一來,電子線路的體積就可大大縮小,可靠性大幅提高。這就是初期集成電路的構想,晶體管的發明使這種想法成為了可能,1947年在美國貝爾實驗室製造出來了第一個晶體管,而在此之前要實現電流放大功能只能依靠體積大、耗電量大、結構脆弱的電子管。晶體管具有電子管的主要功能,並且克服了電子管的上述缺點,因此在晶體管發明後,很快就出現了基於半導體的集成電路的構想,也就很快發明出來了集成電路。傑克·基爾比(Jack Kilby)和羅伯特·諾伊斯(Robert Noyce)在1958~1959期間分別發明了鍺集成電路和硅集成電路。
現在,集成電路已經在各行各業中發揮着非常重要的作用,是現代信息社會的基石。集成電路的含義,已經遠遠超過了其剛誕生時的定義範圍,但其最核心的部分,仍然沒有改變,那就是“集成”,其所衍生出來的各種學科,大都是圍繞着“集成什麼”、“如何集成”、“如何處理集成帶來的利弊”這三個問題來開展的。硅集成電路是主流,就是把實現某種功能的電路所需的各種元件都放在一塊硅片上,所形成的整體被稱作集成電路。對於“集成”,想象一下我們住過的房子可能比較容易理解:很多人小時候都住過農村的房子,那時房屋的主體也許就是三兩間平房,發揮着卧室的功能,門口的小院子擺上一副桌椅,就充當客廳,旁邊還有個炊煙裊裊的小矮屋,那是廚房,而具有獨特功能的廁所,需要有一定的隔離,有可能在房屋的背後,要走上十幾米……後來,到了城市裏,或者鄉村城鎮化,大家都住進了樓房或者套房,一套房裏面,有客廳、卧室、廚房、衞生間、陽台,也許只有幾十平方米,卻具有了原來佔地幾百平方米的農村房屋的各種功能,這就是集成。
當然現如今的集成電路,其集成度遠非一套房能比擬的,或許用一幢摩登大樓可以更好地類比:地面上有商鋪、辦公、食堂、酒店式公寓,地下有幾層是停車場,停車場下面還有地基——這是集成電路的佈局,模擬電路和數字電路分開,處理小信號的敏感電路與翻轉頻繁的控制邏輯分開,電源單獨放在一角。每層樓的房間佈局不一樣,走廊也不一樣,有回字形的、工字形的、幾字形的——這是集成電路器件設計,低噪聲電路中可以用摺疊形狀或“叉指”結構的晶體管來減小結面積和柵電阻。各樓層直接有高速電梯可達,為了效率和功能隔離,還可能有多部電梯,每部電梯能到的樓層不同——這是集成電路的佈線,電源線、地線單獨走線,負載大的線也寬;時鐘與信號分開;每層之間佈線垂直避免干擾;CPU與存儲之間的高速總線,相當於電梯,各層之間的通孔相當於電梯間……

集成電路特點

集成電路或稱微電路microcircuit)、微芯片microchip)、芯片chip)在電子學中是一種把電路(主要包括半導體裝置,也包括被動元件等)小型化的方式,並通常製造在半導體晶圓表面上。
前述將電路製造在半導體芯片表面上的集成電路又稱薄膜(thin-film)集成電路。另有一種厚膜(thick-film)混成集成電路(hybrid integrated circuit)是由獨立半導體設備和被動元件,集成到襯底或線路板所構成的小型化電路。
本文是關於單片(monolithic)集成電路,即薄膜集成電路
集成電路具有體積小,重量輕,引出線和焊接點少,壽命長,可靠性高,性能好等優點,同時成本低,便於大規模生產。它不僅在工、民用電子設備如收錄機、電視機、計算機等方面得到廣泛的應用,同時在軍事、通訊、遙控等方面也得到廣泛的應用。用集成電路來裝配電子設備,其裝配密度比晶體管可提高几十倍至幾千倍,設備的穩定工作時間也可大大提高。

集成電路分類

集成電路功能結構

集成電路 集成電路
集成電路,又稱為IC,按其功能、結構的不同,可以分為模擬集成電路、數字集成電路和數/模混合集成電路三大類。
模擬集成電路又稱線性電路,用來產生、放大和處理各種模擬信號(指幅度隨時間變化的信號。例如半導體收音機的音頻信號、錄放機的磁帶信號等),其輸入信號和輸出信號成比例關係。而數字集成電路用來產生、放大和處理各種數字信號(指在時間上和幅度上離散取值的信號。例如5G手機、數碼相機、電腦CPU、數字電視的邏輯控制和重放的音頻信號和視頻信號)。

集成電路製作工藝

集成電路按製作工藝可分為半導體集成電路和膜集成電路。
膜集成電路又分類厚膜集成電路和薄膜集成電路。

集成電路集成度高低

集成電路按集成度高低的不同可分為:
SSIC 小規模集成電路(Small Scale Integrated circuits)
MSIC 中規模集成電路(Medium Scale Integrated circuits)
LSIC 大規模集成電路(Large Scale Integrated circuits)
VLSIC 超大規模集成電路(Very Large Scale Integrated circuits)
ULSIC特大規模集成電路(Ultra Large Scale Integrated circuits)
GSIC 巨大規模集成電路也被稱作極大規模集成電路或超特大規模集成電路(Giga Scale Integration)。

集成電路導電類型不同

集成電路按導電類型可分為雙極型集成電路和單極型集成電路,他們都是數字集成電路。
雙極型集成電路的製作工藝複雜,功耗較大,代表集成電路有TTL、ECL、HTL、LST-TL、STTL等類型。單極型集成電路的製作工藝簡單,功耗也較低,易於製成大規模集成電路,代表集成電路有CMOS、NMOS、PMOS等類型。

集成電路按用途

集成電路 集成電路
集成電路按用途可分為電視機用集成電路、音響用集成電路、影碟機用集成電路、錄像機用集成電路、電腦(微機)用集成電路、電子琴用集成電路、通信用集成電路、照相機用集成電路、遙控集成電路、語言集成電路、報警器用集成電路及各種專用集成電路。
1.電視機用集成電路包括行、場掃描集成電路、中放集成電路、伴音集成電路、彩色解碼集成電路、AV/TV轉換集成電路、開關電源集成電路、遙控集成電路、麗音解碼集成電路、畫中畫處理集成電路、微處理器(CPU)集成電路、存儲器集成電路等。
2.音響用集成電路包括AM/FM高中頻電路、立體聲解碼電路、音頻前置放大電路、音頻運算放大集成電路、音頻功率放大集成電路、環繞聲處理集成電路、電平驅動集成電路,電子音量控制集成電路、延時混響集成電路、電子開關集成電路等。
3.影碟機用集成電路有系統控制集成電路、視頻編碼集成電路、MPEG解碼集成電路、音頻信號處理集成電路、音響效果集成電路、RF信號處理集成電路、數字信號處理集成電路、伺服集成電路、電動機驅動集成電路等。
4.錄像機用集成電路有系統控制集成電路、伺服集成電路、驅動集成電路、音頻處理集成電路、視頻處理集成電路。
5.計算機集成電路,包括中央控制單元(CPU)、內存儲器、外存儲器、I/O控制電路等。
6.通信集成電路
7.專業控制集成電路

集成電路按應用領域分

集成電路按應用領域可分為標準通用集成電路和專用集成電路。

集成電路按外形分

集成電路按外形可分為圓形(金屬外殼晶體管封裝型,一般適合用於大功率)、扁平型(穩定性好,體積小)和雙列直插型。

集成電路簡史

世界集成電路發展歷史
1947年:美國貝爾實驗室的約翰·巴丁布拉頓肖克萊三人發明了晶體管,這是微電子技術發展中第一個里程碑;
集成電路 集成電路
1950年:結型晶體管誕生
1950年:R Ohl和肖克萊發明了離子注入工藝
1951年:場效應晶體管發明
1956年:C S Fuller發明了擴散工藝
1958年:仙童公司Robert Noyce與德儀公司基爾比間隔數月分別發明了集成電路,開創了世界微電子學的歷史;
1960年:H H Loor和E Castellani發明了光刻工藝
1962年:美國RCA公司研製出MOS場效應晶體管
1963年:F.M.Wanlass和C.T.Sah首次提出CMOS技術,今天,95%以上的集成電路芯片都是基於CMOS工藝
1964年:Intel摩爾提出摩爾定律,預測晶體管集成度將會每18個月增加1倍
1966年:美國RCA公司研製出CMOS集成電路,並研製出第一塊門陣列(50門),為現如今的大規模集成電路發展奠定了堅實基礎,具有里程碑意義
1967年:應用材料公司(Applied Materials)成立,現已成為全球最大的半導體設備製造公司
1971年:Intel推出1kb動態隨機存儲器(DRAM),標誌着大規模集成電路出現
1971年:全球第一個微處理器4004由Intel公司推出,採用的是MOS工藝,這是一個里程碑式的發明
1974年:RCA公司推出第一個CMOS微處理器1802
1976年:16kb DRAM和4kb SRAM問世
1978年:64kb動態隨機存儲器誕生,不足0.5平方釐米的硅片上集成了14萬個晶體管,標誌着超大規模集成電路(VLSI)時代的來臨
1979年:Intel推出5MHz 8088微處理器,之後,IBM基於8088推出全球第一台PC
1981年:256kb DRAM和64kb CMOS SRAM問世
1984年:日本宣佈推出1Mb DRAM和256kb SRAM
1985年:80386微處理器問世,20MHz
1988年:16M DRAM問世,1平方釐米大小的硅片上集成有3500萬個晶體管,標誌着進入超大規模集成電路(VLSI)階段
1989年:1Mb DRAM進入市場
1989年:486微處理器推出,25MHz,1μm工藝,後來50MHz芯片採用0.8μm工藝
1992年:64M位隨機存儲器問世
1993年:66MHz奔騰處理器推出,採用0.6μm工藝
集成電路 集成電路
1995年:Pentium Pro, 133MHz,採用0.6-0.35μm工藝;1997年:300MHz奔騰Ⅱ問世,採用0.25μm工藝
1999年:奔騰Ⅲ問世,450MHz,採用0.25μm工藝,後採用0.18μm工藝
2000年:1Gb RAM投放市場
2000年:奔騰4問世,1.5GHz,採用0.18μm工藝
2001年:Intel宣佈2001年下半年採用0.13μm工藝。
2003年:奔騰4 E系列推出,採用90nm工藝。
2005年:intel 酷睿2系列上市,採用65nm工藝。
2007年:基於全新45納米High-K工藝的intel酷睿2 E7/E8/E9上市。
2009年:intel酷睿i系列全新推出,創紀錄採用了領先的32納米工藝,並且下一代22納米工藝正在研發。
我國集成電路發展歷史
我國集成電路產業誕生於六十年代,共經歷了三個發展階段:
1965年-1978年:以計算機和軍工配套為目標,以開發邏輯電路為主要產品,初步建立集成電路工業基礎及相關設備、儀器、材料的配套條件
1978年-1990年:主要引進美國二手設備,改善集成電路裝備水平,在“治散治亂”的同時,以消費類整機作為配套重點,較好地解決了彩電集成電路的國產化
1990年-2000年:以908工程、909工程為重點,以CAD為突破口,抓好科技攻關和北方科研開發基地的建設,為信息產業服務,集成電路行業取得了新的發展。
集成電路產業是對集成電路產業鏈各環節市場銷售額的總體描述,它不僅僅包含集成電路市場,也包括IP核市場、EDA市場、芯片代工市場、封測市場,甚至延伸至設備、材料市場。
集成電路產業不再依賴CPU、存儲器等單一器件發展,移動互聯、三網融合、多屏互動、智能終端帶來了多重市場空間,商業模式不斷創新為市場注入新活力。目前我國集成電路產業已具備一定基礎,多年來我國集成電路產業所聚集的技術創新活力、市場拓展能力、資源整合動力以及廣闊的市場潛力,為產業在未來5年~10年實現快速發展、邁上新的台階奠定了基礎。

集成電路檢測常識

1、檢測前要了解集成電路及其相關電路的工作原理
檢查和修理集成電路前首先要熟悉所用集成電路的功能、內部電路、主要電氣參數、各引腳的作用以及引腳的正常電壓、波形與外圍元件組成電路的工作原理。
2、測試避免造成引腳間短路
電壓測量或用示波器探頭測試波形時,避免造成引腳間短路,最好在與引腳直接連通的外圍印刷電路上進行測量。任何瞬間的短路都容易損壞集成電路,尤其在測試扁平型封裝的CMOS集成電路時更要加倍小心。
3、嚴禁在無隔離變壓器的情況下,用已接地的測試設備去接觸底板帶電的電視、音響、錄像等設備
嚴禁用外殼已接地的儀器設備直接測試無電源隔離變壓器的電視、音響、錄像等設備。雖然一般的收錄機都具有電源變壓器,當接觸到較特殊的尤其是輸出功率較大或對採用的電源性質不太瞭解的電視或音響設備時,首先要弄清該機底盤是否帶電,否則極易與底板帶電的電視、音響等設備造成電源短路,波及集成電路,造成故障的進一步擴大。
4、要注意電烙鐵的絕緣性能
不允許帶電使用烙鐵焊接,要確認烙鐵不帶電,最好把烙鐵的外殼接地,對MOS電路更應小心,能採用6~8V的低壓電烙鐵就更安全。
5、要保證焊接質量
焊接時確實焊牢,焊錫的堆積、氣孔容易造成虛焊。焊接時間一般不超過3秒鐘,烙鐵的功率應用內熱式25W左右。已焊接好的集成電路要仔細查看,最好用歐姆表測量各引腳間有否短路,確認無焊錫粘連現象再接通電源。
6、不要輕易斷定集成電路的損壞
不要輕易地判斷集成電路已損壞。因為集成電路絕大多數為直接耦合,一旦某一電路不正常,可能會導致多處電壓變化,而這些變化不一定是集成電路損壞引起的,另外在有些情況下測得各引腳電壓與正常值相符或接近時,也不一定都能説明集成電路就是好的。因為有些軟故障不會引起直流電壓的變化。
7、測試儀表內阻要大
測量集成電路引腳直流電壓時,應選用表頭內阻大於20KΩ/V的萬用表,否則對某些引腳電壓會有較大的測量誤差。
8、要注意功率集成電路的散熱
功率集成電路應散熱良好,不允許不帶散熱器而處於大功率的狀態下工作。
9、引線要合理
如需要加接外圍元件代替集成電路內部已損壞部分,應選用小型元器件,且接線要合理以免造成不必要的寄生耦合,尤其是要處理好音頻功放集成電路和前置放大電路之間的接地端。
集成電路型號各部分的意義
第0部分
第一部分
第二部分
第三部分
第四部分
符號
意義
符合
意義
意義
符號
意義
符合
意義
C
C表示
中國製造
T
TTL電路
用數字表
示器件的
系列代號
C
0~70℃
F
多層陶瓷扁平

H
HTL電路
G
‐25~70℃
B
塑料扁平
E
ECL電路
L
‐24~85℃
H
黑瓷扁平
C
CMOS電路
E
‐40~85℃
D
多層陶瓷雙列直插
M
存儲器
R
‐55~85℃
J
黑瓷雙列直插
µ
微型機電路
M
‐55~125℃
P
塑料雙列直插
F
線性放大器


S
塑料單列直插
W
穩定器


K
金屬菱形
B
非線性電路


T
金屬圓形
J
接口電路


C
陶瓷芯片載體
AD
A/D轉換器


E
塑料芯片載體
DA
D/A轉換器


G
網絡針柵陳列
D
音響、電視電路




SC
通信專用電路




SS
敏感電路




SW
鐘錶電路




例如:肖特基4輸入與非門CT54S20MD
C—符合國家標準
T—TTL電路
54S20—肖特基雙4輸入與非門
M—‐55~125℃
D—多層陶瓷雙列直插封裝
1、BGA
(ball grid array)
集成電路 集成電路
球形觸點陣列,表面貼裝型封裝之一。在印刷基板的背面按陣列方式製作出球形凸點用以代替引腳,在印刷基板的正面裝配LSI芯片,然後用模壓樹脂或灌封方法進行密封。也稱為凸點陣列載體(PAC)。引腳可超過200,是多引腳LSI 用的一種封裝。封裝本體也可做得比QFP(四側引腳扁平封裝)小。例如,引腳中心距為1.5mm的360引腳BGA僅為31mm見方;而引腳中心距為0.5mm的304 引腳QFP為40mm見方。而且BGA不用擔心QFP那樣的引腳變形問題(見有圖所示)。
2、BQFP
(quad flat package with bumper)
帶緩衝墊的四側引腳扁平封裝。QFP封裝之一,在封裝本體的四個角設置突起(緩衝墊)以防止在運送過程中引腳發生彎曲變形。美國半導體廠家主要在微處理器和ASIC等電路中採用此封裝。引腳中心距0.635mm,引腳數從84到196左右(見QFP)。
3、C-
(ceramic)
表示陶瓷封裝的記號。例如,CDIP表示的是陶瓷DIP。是在實際中經常使用的記號。
4、Cerdip
用玻璃密封的陶瓷雙列直插式封裝,用於ECL RAM,DSP(數字信號處理器)等電路。帶有玻璃窗口的Cerdip用於紫外線擦除型EPROM以及內部帶有EPROM的微機電路等。引腳中心距2.54mm,引腳數從8到42。在日本,此封裝表示為DIP-G(G即玻璃密封的意思)。
5、Cerquad
集成電路 集成電路
表面貼裝型封裝之一,即用下密封的陶瓷QFP,用於封裝DSP等的邏輯LSI電路。帶有窗口的Cerquad用於封裝EPROM電路。散熱性比塑料QFP好,在自然空冷條件下可容許1.5~2W的功率。但封裝成本比塑料QFP高3~5倍。引腳中心距有1.27mm、0.8mm、0.65mm、0.5mm、0.4mm等多種規格。引腳數從32到368。
帶引腳的陶瓷芯片載體,表面貼裝型封裝之一,引腳從封裝的四個側面引出,呈丁字形。帶有窗口的用於封裝紫外線擦除型EPROM以及帶有EPROM的微機電路等。此封裝也稱為QFJ、QFJ-G(見QFJ)。
6、COB
(chip on board)
板上芯片封裝,是裸芯片貼裝技術之一,半導體芯片交接貼裝在印刷線路板上,芯片與基板的電氣連接用引線縫合方法實現,芯片與基板的電氣連接用引線縫合方法實現,並用樹脂覆蓋以確保可靠性。雖然COB是最簡單的裸芯片貼裝技術,但它的封裝密度遠不如TAB和倒片焊技術。
7、DFP
(dual flat package)
雙側引腳扁平封裝。是SOP的別稱(見SOP)。以前曾有此稱法,80年代後期已基本上不用。
8、DIC
(dual in-line ceramic package)
陶瓷DIP(含玻璃密封)的別稱(見DIP).
9、DIL
(dual in-line)
DIP的別稱(見DIP)。歐洲半導體廠家多用此名稱。
10、DIP
(dual in-line package)
雙列直插式封裝。插裝型封裝之一,引腳從封裝兩側引出,封裝材料有塑料和陶瓷兩種。DIP是最普及的插裝型封裝,應用範圍包括標準邏輯IC,存貯器LSI,微機電路等。引腳中心距2.54mm,引腳數從6到64。封裝寬度通常為15.2mm。有的把寬度為7.52mm和10.16mm的封裝分別稱為skinny DIP 和slim DIP(窄體型DIP)。但多數情況下並不加區分,只簡單地統稱為DIP。另外,用低熔點玻璃密封的陶瓷DIP也稱為cerdip(見cerdip)。
11、DSO
(dual small out-lint)
雙側引腳小外形封裝。SOP的別稱(見SOP)。部分半導體廠家採用此名稱。
12、DICP
(dual tape carrier package)
集成電路 集成電路
雙側引腳帶載封裝。TCP(帶載封裝)之一。引腳製作在絕緣帶上並從封裝兩側引出。由於利用的是TAB(自動帶載焊接)技術,封裝外形非常薄。常用於液晶顯示驅動LSI,但多數為定製品。另外,0.5mm厚的存儲器LSI簿形封裝正處於開發階段。在日本,按照EIAJ(日本電子機械工業)會標準規定,將DICP命名為DTP。
13、DIP
(dual tape carrier package)
同上。日本電子機械工業會標準對DTCP 的命名(見DTCP)。
14、FP
(flat package)
扁平封裝。表面貼裝型封裝之一。QFP或SOP(見QFP和SOP)的別稱。部分半導體廠家採用此名稱。
15、flip-chip
倒焊芯片。裸芯片封裝技術之一,在LSI芯片的電極區製作好金屬凸點,然後把金屬凸點與印刷基板上的電極區進行壓焊連接。封裝的佔有面積基本上與芯片尺寸相同。是所有封裝技術中體積最小、最薄的一種。但如果基板的熱膨脹係數與LSI芯片不同,就會在接合處產生反應,從而影響連接的可靠性。因此必須用樹脂來加固LSI芯片,並使用熱膨脹係數基本相同的基板材料。
16、FQFP
(fine pitch quad flat package)
小引腳中心距QFP。通常指引腳中心距小於0.65mm的QFP(見QFP)。部分導導體廠家採用此名稱。
17、CPAC
(globe top pad array carrier)
美國Motorola公司對BGA的別稱(見BGA)。
18、CQFP
(quad fiat package with guard ring)
帶保護環的四側引腳扁平封裝。塑料QFP之一,引腳用樹脂保護環掩蔽,以防止彎曲變形。在把LSI組裝在印刷基板上之前,從保護環處切斷引腳並使其成為海鷗翼狀(L形狀)。這種封裝在美國Motorola公司已批量生產。引腳中心距0.5mm,引腳數最多為208左右。
19、H-
(with heat sink)
表示帶散熱器的標記。例如,HSOP表示帶散熱器的SOP。
20、pin grid array
(surface mount type)
集成電路 集成電路
表面貼裝型PGA。通常PGA為插裝型封裝,引腳長約3.4mm。表面貼裝型PGA在封裝的底面有陳列狀的引腳,其長度從1.5mm到2.0mm。貼裝採用與印刷基板碰焊的方法,因而也稱為碰焊PGA。因為引腳中心距只有1.27mm,比插裝型PGA小一半,所以封裝本體可製作得不怎麼大,而引腳數比插裝型多(250~528),是大規模邏輯LSI用的封裝。封裝的基材有多層陶瓷基板和玻璃環氧樹脂印刷基數。以多層陶瓷基材製作封裝已經實用化。
21、JLCC
(J-leaded chip carrier)
J形引腳芯片載體。指帶窗口CLCC和帶窗口的陶瓷QFJ的別稱(見CLCC和QFJ)。部分半導體廠家採用的名稱。
22、LCC
(Leadless chip carrier)
無引腳芯片載體。指陶瓷基板的四個側面只有電極接觸而無引腳的表面貼裝型封裝。是高速和高頻IC用封裝,也稱為陶瓷QFN或QFN-C(見QFN)。
23、LGA
(land grid array)
觸點陳列封裝。即在底面製作有陣列狀態坦電極觸點的封裝。裝配時插入插座即可。現已實用的有227觸點(1.27mm中心距)和447觸點(2.54mm中心距)的陶瓷LGA,應用於高速邏輯LSI電路。LGA與QFP相比,能夠以比較小的封裝容納更多的輸入輸出引腳。另外,由於引線的阻抗小,對於高速LSI是很適用的。但由於插座製作複雜,成本高,90年代基本上不怎麼使用。預計今後對其需求會有所增加。
24、LOC
(lead on chip)
芯片上引線封裝。LSI封裝技術之一,引線框架的前端處於芯片上方的一種結構,芯片的中心附近製作有凸焊點,用引線縫合進行電氣連接。與原來把引線框架佈置在芯片側面附近的結構相比,在相同大小的封裝中容納的芯片達1mm左右寬度。
25、LQFP
(low profile quad flat package)
薄型QFP。指封裝本體厚度為1.4mm的QFP,是日本電子機械工業會根據制定的新QFP外形規格所用的名稱。
26、L-QUAD
陶瓷QFP之一。封裝基板用氮化鋁,基導熱率比氧化鋁高7~8倍,具有較好的散熱性。封裝的框架用氧化鋁,芯片用灌封法密封,從而抑制了成本。是為邏輯LSI開發的一種封裝,在自然空冷條件下可容許W3的功率。現已開發出了208引腳(0.5mm中心距)和160引腳(0.65mm中心距)的LSI邏輯用封裝,並於1993年10月開始投入批量生產。
27、MCM
(multi-chip module)
多芯片組件。將多塊半導體裸芯片組裝在一塊佈線基板上的一種封裝。根據基板材料可分為MCM-L,MCM-C 和MCM-D三大類。MCM-L是使用通常的玻璃環氧樹脂多層印刷基板的組件。佈線密度不怎麼高,成本較低。 MCM-C是用厚膜技術形成多層佈線,以陶瓷(氧化鋁或玻璃陶瓷)作為基板的組件,與使用多層陶瓷基板的厚膜混合IC類似。兩者無明顯差別。佈線密度高於MCM-L。
MCM-D是用薄膜技術形成多層佈線,以陶瓷(氧化鋁或氮化鋁)或Si、Al作為基板的組件。佈線密謀在三種組件中是最高的,但成本也高。
28、MFP
(mini flat package)
小形扁平封裝。塑料SOP或SSOP的別稱(見SOP和SSOP)。部分半導體廠家採用的名稱。
29、MQFP
(metric quad flat package)
按照JEDEC(美國聯合電子設備委員會)標準對QFP進行的一種分類。指引腳中心距為0.65mm、本體厚度為3.8mm~2.0mm的標準QFP(見QFP)。
30、MQUAD
(metal quad)
美國Olin公司開發的一種QFP封裝。基板與封蓋均採用鋁材,用粘合劑密封。在自然空冷條件下可容許2.5W~2.8W的功率。日本新光電氣工業公司於1993年獲得特許開始生產。
31、MSP
(mini square package)
QFI的別稱(見QFI),在開發初期多稱為MSP。QFI是日本電子機械工業會規定的名稱。
34、OPMAC(over molded pad array carrier)
模壓樹脂密封凸點陳列載體。美國Motorola公司對模壓樹脂密封BGA採用的名稱(見BGA)。
32、P-
(plastic)
表示塑料封裝的記號。如PDIP表示塑料DIP。
33、PAC
(pad array carrier)
凸點陳列載體,BGA的別稱(見BGA)。
34、PCLP
(printed circuit board leadless package)
印刷電路板無引線封裝。日本富士通公司對塑料QFN(塑料LCC)採用的名稱(見QFN)。引
腳中心距有0.55mm和0.4mm兩種規格。
35、PFPF
(plastic flat package)
塑料扁平封裝。塑料QFP的別稱(見QFP)。部分LSI廠家採用的名稱。
36、PGA
(pin grid array)
集成電路 集成電路
陳列引腳封裝。插裝型封裝之一,其底面的垂直引腳呈陳列狀排列。封裝基材基本上都採用多層陶瓷基板。在未專門表示出材料名稱的情況下,多數為陶瓷PGA,用於高速大規模邏輯LSI電路。成本較高。引腳中心距通常為2.54mm,引腳數從64到447左右。為了為降低成本,封裝基材可用玻璃環氧樹脂印刷基板代替。也有64~256引腳的塑料PGA。另外,還有一種引腳中心距為1.27mm的短引腳表面貼裝型PGA(碰焊PGA)。(見表面貼裝型PGA)。
37、piggy back
馱載封裝。指配有插座的陶瓷封裝,形關與DIP、QFP、QFN相似。在開發帶有微機的設備時用於評價程序確認操作。例如,將EPROM插入插座進行調試。這種封裝基本上都是定製品,市場上不怎麼流通。
38、PLCC
(plastic leaded chip carrier)
帶引線的塑料芯片載體。表面貼裝型封裝之一。引腳從封裝的四個側面引出,呈丁字形,是塑料製品。美國德克薩斯儀器公司首先在64k位DRAM和256kDRAM中採用,90年代已經普及用於邏輯LSI、DLD(或程邏輯器件電路。引腳中心距1.27mm,引腳數從18到84。J形引腳不易變形,比QFP容易操作,但焊接後的外觀檢查較為困難。PLCC與LCC(也稱QFN)相似。以前,兩者的區別僅在於前者用塑料,後者用陶瓷。但現在已經出現用陶瓷製作的J形引腳封裝和用塑料製作的無引腳封裝(標記為塑料LCC、PC LP、P-LCC等),已經無法分辨。為此,日本電子機械工業會於1988年決定,把從四側引出J形引腳的封裝稱為QFJ,把在四側帶有電極凸點的封裝稱為QFN(見QFJ和QFN)。
39、P-LCC
(plastic teadless chip carrier)(plastic leaded chip currier)
有時候是塑料QFJ的別稱,有時候是QFN(塑料LCC)的別稱(見QFJ和QFN)。部分
LSI廠家用PLCC表示帶引線封裝,用P-LCC表示無引線封裝,以示區別。
40、QFH
(quad flat high package)
四側引腳厚體扁平封裝。塑料QFP的一種,為了防止封裝本體斷裂,QFP本體制作得較厚(見QFP)。部分半導體廠家採用的名稱。
41、QFI
(quad flat I-leaded packgac)
四側I形引腳扁平封裝。表面貼裝型封裝之一。引腳從封裝四個側面引出,向下呈I字。也稱為MSP(見MSP)。貼裝與印刷基板進行碰焊連接。由於引腳無突出部分,貼裝佔有面積小於QFP。日立製作所為視頻模擬IC開發並使用了這種封裝。此外,日本的Motorola公司的PLL IC也採用了此種封裝。引腳中心距1.27mm,引腳數從18於68。
42、QFJ
(quad flat J-leaded package)
四側J形引腳扁平封裝。表面貼裝封裝之一。引腳從封裝四個側面引出,向下呈J字形。是日本電子機械工業會規定的名稱。引腳中心距1.27mm。
材料有塑料和陶瓷兩種。塑料QFJ多數情況稱為PLCC(見PLCC),用於微機、門陳列、DRAM、ASSP、OTP 等電路。引腳數從18至84。
陶瓷QFJ也稱為CLCC、JLCC(見CLCC)。帶窗口的封裝用於紫外線擦除型EPROM以及帶有EPROM的微機芯片電路。引腳數從32至84。
43、QFN
(quad flat non-leaded package)
集成電路 集成電路
四側無引腳扁平封裝。表面貼裝型封裝之一。90年代後期多稱為LCC。QFN是日本電子機械工業會規定的名稱。封裝四側配置有電極觸點,由於無引腳,貼裝佔有面積比QFP小,高度比QFP低。但是,當印刷基板與封裝之間產生應力時,在電極接觸處就不能得到緩解。因此電極觸點難於作到QFP的引腳那樣多,一般從14到100左右。材料有陶瓷和塑料兩種。當有LCC標記時基本上都是陶瓷QFN。電極觸點中心距1.27mm。
塑料QFN是以玻璃環氧樹脂印刷基板基材的一種低成本封裝。電極觸點中心距除1.27mm外,還有0.65mm和0.5mm兩種。這種封裝也稱為塑料LCC、PCLC、P-LCC等。
44、QFP
(quad flat package)
四側引腳扁平封裝。表面貼裝型封裝之一,引腳從四個側面引出呈海鷗翼(L)型。基材有陶瓷、金屬和塑料三種。從數量上看,塑料封裝佔絕大部分。當沒有特別表示出材料時,多數情況為塑料QFP。塑料QFP是最普及的多引腳LSI封裝。不僅用於微處理器,門陳列等數字邏輯LSI電路,而且也用於VTR信號處理、音響信號處理等模擬LSI電路。引腳中心距有1.0mm、0.8mm、0.65mm、0.5mm、0.4mm、0.3mm等多種規格。0.65mm中心距規格中最多引腳數為304。
日本將引腳中心距小於0.65mm的QFP稱為QFP(FP)。但2000年後日本電子機械工業會對QFP的外形規格進行了重新評價。在引腳中心距上不加區別,而是根據封裝本體厚度分為QFP(2.0mm~3.6mm厚)、LQFP(1.4mm厚)和TQFP(1.0mm厚)三種。
另外,有的LSI廠家把引腳中心距為0.5mm的QFP專門稱為收縮型QFP或SQFP、VQFP。但有的廠家把引腳中心距為0.65mm及0.4mm的QFP也稱為SQFP,至使名稱稍有一些混亂。QFP的缺點是,當引腳中心距小於0.65mm時,引腳容易彎曲。為了防止引腳變形,現已出現了幾種改進的QFP品種。如封裝的四個角帶有樹指緩衝墊的BQFP(見BQFP);帶樹脂保護環覆蓋引腳前端的GQFP(見GQFP);在封裝本體裏設置測試凸點、放在防止引腳變形的專用夾具裏就可進行測試的TPQFP(見TPQFP)。在邏輯LSI方面,不少開發品和高可靠品都封裝在多層陶瓷QFP裏。引腳中心距最小為0.4mm、引腳數最多為348的產品也已問世。此外,也有用玻璃密封的陶瓷QFP(見Gerqa d)。
45、QFP
(FP)(QFP fine pitch)
小中心距QFP。日本電子機械工業會標準所規定的名稱。指引腳中心距為0.55mm、0.4mm、0.3mm等小於0.65mm的QFP(見QFP)。
46、QIC
(quad in-line ceramic package)
陶瓷QFP的別稱。部分半導體廠家採用的名稱(見QFP、Cerquad)。
47、QIP
(quad in-line plastic package)
塑料QFP的別稱。部分半導體廠家採用的名稱(見QFP)。
48、QTCP
(quad tape carrier package)
四側引腳帶載封裝。TCP封裝之一,在絕緣帶上形成引腳並從封裝四個側面引出。是利用TAB技術的薄型封裝(見TAB、TCP)。
49、QTP
(quad tape carrier package)
四側引腳帶載封裝。日本電子機械工業會於1993年4月對QTCP所制定的外形規格所用的名稱(見TCP)。
50、QUIL
(quad in-line)
QUIP的別稱(見QUIP)。
51、QUIP
(quad in-line package)
四列引腳直插式封裝。引腳從封裝兩個側面引出,每隔一根交錯向下彎曲成四列。引腳中心距1.27mm,當插入印刷基板時,插入中心距就變成2.5mm。因此可用於標準印刷線路板。是比標準DIP更小的一種封裝。日本電氣公司在台式計算機和家電產品等的微機芯片中採用了些種封裝。材料有陶瓷和塑料兩種。引腳數64。
52、SDIP
(shrink dual in-line package)
收縮型DIP。插裝型封裝之一,形狀與DIP相同,但引腳中心距(1.778mm)小於DIP(2.54mm),
因而得此稱呼。引腳數從14到90。也有稱為SH-DIP的。材料有陶瓷和塑料兩種。
53、SH-DIP
(shrink dual in-line package)
同SDIP。部分半導體廠家採用的名稱。
54、SIL
(single in-line)
SIP的別稱(見SIP)。歐洲半導體廠家多采用SIL這個名稱。
55、SIMM
(single in-line memory module)
單列存貯器組件。只在印刷基板的一個側面附近配有電極的存貯器組件。通常指插入插座的組件。標準SIMM 有中心距為2.54mm的30電極和中心距為1.27mm的72電極兩種規格。在印刷基板的單面或雙面裝有用SOJ封裝的1兆位及4兆位DRAM的SIMM已經在個人計算機、工作站等設備中獲得廣泛應用。至少有30~40%的DRAM都裝配在SIMM裏。
56、SIP
(single in-line package)
單列直插式封裝。引腳從封裝一個側面引出,排列成一條直線。當裝配到印刷基板上時封裝呈側立狀。引腳中心距通常為2.54mm,引腳數從2至23,多數為定製產品。封裝的形狀各異。也有的把形狀與ZIP相同的封裝稱為SIP。
57、SK-DIP
(skinny dual in-line package)
DIP的一種。指寬度為7.62mm、引腳中心距為2.54mm的窄體DIP。通常統稱為DIP(見DIP)。
58、SL-DIP
(slim dual in-line package)
DIP的一種。指寬度為10.16mm,引腳中心距為2.54mm的窄體DIP。通常統稱為DIP。
59、SMD
(surface mount devices)
表面貼裝器件。偶而,有的半導體廠家把SOP歸為SMD(見SOP)。
SOP的別稱。世界上很多半導體廠家都採用此別稱。(見SOP)。
60、SOI
(small out-line I-leaded package)
I形引腳小外型封裝。表面貼裝型封裝之一。引腳從封裝雙側引出向下呈I字形,中心距1.27mm。貼裝佔有面積小於SOP。日立公司在模擬IC(電機驅動用IC)中採用了此封裝。引腳數26。
61、SOIC
(small out-line integrated circuit)
SOP的別稱(見SOP)。國外有許多半導體廠家採用此名稱。
62、SOJ
(Small Out-Line J-Leaded Package)
J形引腳小外型封裝。表面貼裝型封裝之一。引腳從封裝兩側引出向下呈J字形,故此得名。通常為塑料製品,多數用於DRAM和SRAM等存儲器LSI電路,但絕大部分是DRAM。用SOJ封裝的DRAM器件很多都裝配在SIMM 上。引腳中心距1.27mm,引腳數從20至40(見SIMM)。
63、SQL
(Small Out-Line L-leaded package)
按照JEDEC(美國聯合電子設備工程委員會)標準對SOP所採用的名稱(見SOP)。
64、SONF
(Small Out-Line Non-Fin)
無散熱片的SOP。與通常的SOP相同。為了在功率IC封裝中表示無散熱片的區別,有意增添了NF(non-fin)標記。部分半導體廠家採用的名稱(見SOP)。
65、SOP
(small Out-Line package)
小外形封裝。表面貼裝型封裝之一,引腳從封裝兩側引出呈海鷗翼狀(L字形)。材料有塑料和陶瓷兩種。另外也叫SOL和DFP。
SOP除了用於存儲器LSI外,也廣泛用於規模不太大的ASSP等電路。在輸入輸出端子不超過10~40的領域,SOP是普及最廣的表面貼裝封裝。引腳中心距1.27mm,引腳數從8~44。
另外,引腳中心距小於1.27mm的SOP也稱為SSOP;裝配高度不到1.27mm的SOP也稱為TSOP(見SSOP、TSOP)。還有一種帶有散熱片的SOP。
66、SOW
(Small Outline Package(Wide-Jype))
寬體SOP。部分半導體廠家採用的名稱。
製造
從1930年代開始,元素週期表中的化學元素中的半導體被研究者如貝爾實驗室的William Shockley認為是固態真空管的最可能的原料。從氧化銅到鍺,再到硅,原料在1940到1950年代被系統的研究。今天,儘管元素週期表的一些III-V價化合物如砷化鎵應用於特殊用途如:發光二極管,激光,太陽能電池和最高速集成電路,單晶硅成為集成電路主流的基層。創造無缺陷晶體的方法用去了數十年的時間。
半導體IC製程,包括以下步驟,並重復使用:
黃光(微影)
蝕刻
薄膜
擴散
CMP
使用單晶硅晶圓(或III-V族,如砷化鎵)用作基層。然後使用微影、擴散、CMP等技術製成MOSFET或BJT等組件,然後利用微影、薄膜、和CMP技術製成導線,如此便完成芯片製作。因產品性能需求及成本考量,導線可分為鋁製程和銅製程。
IC由很多重疊的層組成,每層由圖像技術定義,通常用不同的顏色表示。一些層標明在哪裏不同的摻雜劑擴散進基層(成為擴散層),一些定義哪裏額外的離子灌輸(灌輸層),一些定義導體(多晶硅或金屬層),一些定義傳導層之間的連接(過孔或接觸層)。所有的組件由這些層的特定組合構成。
在一個自排列(CMOS)過程中,所有門層(多晶硅或金屬)穿過擴散層的地方形成晶體管。
電阻結構,電阻結構的長寬比,結合表面電阻係數,決定電阻。
電容結構,由於尺寸限制,在IC上只能產生很小的電容。
更為少見的電感結構,可以製作芯片載電感或由迴旋器模擬。
因為CMOS設備只引導電流在邏輯門之間轉換,CMOS設備比雙級組件消耗的電流少很多。
隨機存取存儲器(random access memory)是最常見類型的集成電路,所以密度最高的設備是存儲器,但即使是微處理器上也有存儲器。儘管結構非常複雜-幾十年來芯片寬度一直減少-但集成電路的層依然比寬度薄很多。組件層的製作非常像照相過程。雖然可見光譜中的光波不能用來曝光組件層,因為他們太大了。高頻光子(通常是紫外線)被用來創造每層的圖案。因為每個特徵都非常小,對於一個正在調試製造過程的過程工程師來説,電子顯微鏡是必要工具。
在使用自動測試設備(ATE)包裝前,每個設備都要進行測試。測試過程稱為晶圓測試或晶圓探通。晶圓被切割成矩形塊,每個被稱為“die”。每個好的die被焊在“pads”上的鋁線或金線,連接到封裝內,pads通常在die的邊上。封裝之後,設備在晶圓探通中使用的相同或相似的ATE上進行終檢。測試成本可以達到低成本產品的製造成本的25%,但是對於低產出,大型和/或高成本的設備,可以忽略不計。
在2005年,一個製造廠(通常稱為半導體工廠,常簡稱fab,指fabrication facility)建設費用要超過10億美金,因為大部分操作是自動化的。

集成電路發展趨勢

2001年到2010年這10年間,我國集成電路產量的年均增長率超過25%,集成電路銷售額的年均增長率則達到23%。2010年國內集成電路產量達到640億塊,銷售額超過1430億元,分別是2001年的10倍和8倍。中國集成電路產業規模已經由2001年不足世界集成電路產業總規模的2%提高到2010年的近9%。中國成為過去10年世界集成電路產業發展最快的地區之一。
國內集成電路市場規模也由2001年的1140億元擴大到2010年的7350億元,擴大了6.5倍。國內集成電路產業規模與市場規模之比始終未超過20%。如扣除集成電路產業中接受境外委託代工的銷售額,則中國集成電路市場的實際國內自給率還不足10%,國內市場所需的集成電路產品主要依靠進口。近幾年國內集成電路進口規模迅速擴大,2010年已經達到創紀錄的1570億美元,集成電路已連續兩年超過原油成為國內最大宗的進口商品。與巨大且快速增長的國內市場相比,中國集成電路產業雖發展迅速但仍難以滿足內需要求。
當前以移動互聯網、三網融合、物聯網、雲計算、智能電網、新能源汽車為代表的戰略性新興產業快速發展,將成為繼計算機、網絡通信、消費電子之後,推動集成電路產業發展的新動力。工信部預計,國內集成電路市場規模到2015年將達到12000億元。
我國集成電路產業發展的生態環境亟待優化,設計、製造、封裝測試以及專用設備、儀器、材料等產業鏈上下游協同性不足,芯片、軟件、整機、系統、應用等各環節互動不緊密。“十二五”期間,中國將積極探索集成電路產業鏈上下游虛擬一體化模式,充分發揮市場機制作用,強化產業鏈上下游的合作與協同,共建價值鏈。培育和完善生態環境,加強集成電路產品設計與軟件、整機、系統及服務的有機連接,實現各環節企業的羣體躍升,增強電子信息大產業鏈的整體競爭優勢。
2023年,問天實驗艙元器件與組件艙外通用試驗裝置將開展大規模集成電路、新型半導體器件的空間環境效應試驗 [6] 

集成電路發展對策建議

1.創新性效率超越傳統的成本性靜態效率
從理論上講,商務成本屬於成本性的靜態效率範疇,在產業發展的初級階段作用顯著。外部商務成本的上升實際上是產業升級、創新驅動的外部動力。作為高新技術產業的上海集成電路產業,需要積極利用產業鏈完備、內部結網度較高、與全球生產網絡有機銜接等集羣優勢,實現企業之間的互動共生的高科技產業機體的生態關係,有效保障並促進產業創業、創新的步伐。事實表明,20世紀80年代,雖然硅谷的土地成本要遠高於128公路地區,但在硅谷建立的半導體公司比美國其他地方的公司開發新產品的速度快60%,交運產品的速度快40%。具體而言,就是硅谷地區的硬件和軟件製造商結成了緊密的聯盟,能最大限度地降低從創意到製造出產品等相關過程的成本,即通過技術密集關聯為基本的動態創業聯盟,降低了創業成本,從而彌補了靜態的商務成本劣勢 [2] 
2.準確的產品與市場定位
許多歸國創業的設計人才認為,中國的消費者是世界上最好的衣食父母,與歐美髮達國家相比,我們的消費者對新產品充滿好奇,一般不退貨,基本無賠償。這些特點為設計企業的創業、創新與發展提供了良好的市場機遇。企業要善於去發現產品應用,尋找市場 [2] 
設計公司擴張主要是受限於人才與產品定位。由於在人才團隊、市場和產品定義方面的不足,初創公司不可能做大項目,不適合於做集聚型大項目。現有的大多數設計企業還是適合於分散型市場,主動去支持系統廠商,提供大量的服務。人力密集型業務項目不適合歐美公司,更適合我們。例如,在國內市場上,如果一個產品能出貨300萬顆,那麼公司就會去做,國外企業則不可能去做它 [2] 
3.打造國際精英人才的“新故鄉”,充分發揮海歸人才優勢
海歸人才在國外做了很多超前的技術開發研究,並且在全球一些頂尖公司內有產業經驗,回國後從事很有需求的產品開發應用,容易成功。集成電路產業的研發就怕方向性錯誤與低水平重複,海歸人才知道如何去做才能夠成功 [2] 
“歸國人才團隊+海外工作經驗+優惠政策扶持+風險投資”式上海集成電路產業發展的典型模式,這在張江高科技園區尤為明顯。然而,由於國際社區建設滯後、户籍政策限制、個人所得税政策缺乏國際競爭力等多方面原因綜合作用,張江仍然沒有成為海外高級人才的安家落户、長期紮根的開放性、國際性高科技園區。留學生短期打算、“做做看”的“候鳥”觀望氣氛濃厚,不利於全球高級人才的集聚。要充分發揮張江所處的區位優勢以及浦東綜合
配套改革試點的政策優勢,將單純吸引留學生變為吸引留學生、國外精英等高層次人才。通過科學城建設以及個人所得税率的國際化調整、落户政策的優化,發揮上海“海派文化”傳統,將張江建設成為世界各國人才彙集、安居樂業的新故鄉,大幅提升張江在高層次人才爭奪中的國際競爭力 [2] 
4.重在積累,克服急功近利
設計業的複雜度很高,需要強大的穩定的團隊、深厚的積累。積累是一個不可逾越的發展過程。中國集成電路產業的發展如同下圍棋,不能只爭一時之短長,要比誰的氣長,而不是誰的空多。
集成電力產業人才尤其是設計人才供給問題長期以來是輿論界關注的熱點,許多高校在專業與設置、人才培養方面急功近利,片面追隨所謂社會熱點和學業對口,導致學生的基本綜合素質和人文科學方面的素養不夠高,知識面過窄。事實上,眾多設計企業普遍反映,他們招聘人才的標準並非是單純的所謂專業對口,而是更注重基礎知識和綜合素質,他們普遍反映高校的教育太急功近利了 [2] 
5.促進企業間合作,促進產業鏈合作
國內企業之間的橫向聯繫少,外包剛剛起步,基本上每個設計企業都有自己的芯片,都在進行全面發展。這些因素都限制了企業的快速發展。要充分運用華南一些企業為國外做的解決方案,這樣終端客户就可以直接將公司產品運用到原有解決方案上去。此外,設計企業要與方案商、通路商、系統廠商形成緊密的戰略合作伙伴關係 [2] 
6.摒棄理想化的產學研模式
產學研一體化一直被各界視為促進高新技術產業發展的良方,但實地調研結果暴露出人們在此方面存在着不切實際的幻想。筆者所調研的眾多設計企業對高校幫助做產品不抱任何指望。公司項目要求的進度快,存在合作的時間問題;高校一般不具備可以使工廠能更有效利用廠房空間,也適用於研發中心的使用。新開發的空冷系統減少了對外部設施的依賴,可在任意位置安裝設置,同時繼續支持符合STC標準的各種T2000模塊,滿足各種測試的需要 [2] 

集成電路其他信息

晶體管發明並大量生產之後,各式固態半導體組件如二極管、晶體管等大量使用,取代了真空管在電路中的功能與角色。到了20世紀中後期半導體制造技術進步,使得集成電路成為可能。相對於手工組裝電路使用個別的分立電子組件,集成電路可以把很大數量的微晶體管集成到一個小芯片,是一個巨大的進步。集成電路的規模生產能力,可靠性,電路設計的模塊化方法確保了快速採用標準化IC代替了設計使用離散晶體管。
IC對於離散晶體管有兩個主要優勢:成本和性能。成本低是由於芯片把所有的組件通過照相平版技術,作為一個單位印刷,而不是在一個時間只製作一個晶體管。性能高是由於組件快速開關,消耗更低能量,因為組件很小且彼此靠近。2006年,芯片面積從幾平方毫米到350mm²,每mm²可以達到一百萬個晶體管。
第一個集成電路雛形是由傑克·基爾比於1958年完成的,其中包括一個雙極性晶體管,三個電阻和一個電容器。
根據一個芯片上集成的微電子器件的數量,集成電路可以分為以下幾類:
1.小規模集成電路
SSI英文全名為Small Scale Integration,邏輯門10個以下或晶體管100個以下。
2.中規模集成電路
MSI英文全名為Medium Scale Integration,邏輯門11~100個或晶體管101~1k個。
3.大規模集成電路
LSI英文全名為Large Scale Integration,邏輯門101~1k個或晶體管1,001~10k個。
4.超大規模集成電路
VLSI英文全名為Very large scale integration,邏輯門1,001~10k個或晶體管10,001~100k個。
5.甚大規模集成電路
ULSI英文全名為Ultra Large Scale Integration,邏輯門10,001~1M個或晶體管100,001~10M個。
GLSI英文全名為Giga Scale Integration,邏輯門1,000,001個以上或晶體管10,000,001個以上。
而根據處理信號的不同,可以分為模擬集成電路、數字集成電路、和兼具模擬與數字的混合信號集成電路。

集成電路集成電路發展

最先進的集成電路是微處理器或多核處理器的"核心(cores)",可以控制電腦到手機到數字微波爐的一切。存儲器和ASIC是其他集成電路家族的例子,對於現代信息社會非常重要。雖然設計開發一個複雜集成電路的成本非常高,但是當分散到通常以百萬計的產品上,每個IC的成本最小化。IC的性能很高,因為小尺寸帶來短路徑,使得低功率邏輯電路可以在快速開關速度應用。
這些年來,IC持續向更小的外型尺寸發展,使得每個芯片可以封裝更多的電路。這樣增加了每單位面積容量,可以降低成本和增加功能-見摩爾定律,集成電路中的晶體管數量,每兩年增加一倍。總之,隨着外形尺寸縮小,幾乎所有的指標改善了-單位成本和開關功率消耗下降,速度提高。但是,集成納米級別設備的IC不是沒有問題,主要是泄漏電流(leakage current)。因此,對於最終用户的速度和功率消耗增加非常明顯,製造商面臨使用更好幾何學的尖鋭挑戰。這個過程和在未來幾年所期望的進步,在半導體國際技術路線圖(ITRS)中有很好的描述。
越來越多的電路以集成芯片的方式出現在設計師手裏,使電子電路的開發趨向於小型化、高速化。越來越多的應用已經由複雜的模擬電路轉化為簡單的數字邏輯集成電路。
2022年,關於促進我國集成電路全產業鏈可持續發展的提案:集成電路產業是國民經濟和社會發展的戰略性、基礎性、先導性產業,其全產業鏈中的短板缺項成為制約我國數字經濟高質量發展、影響綜合國力提升的關鍵因素之一。現階段我國集成電路產業高端受封鎖壓制、中低端產能緊缺情況愈演愈烈,仍存在一些亟需解決的問題。一是國內芯片企業能力不強與市場不足並存。二是美西方對我國集成電路產業先進工藝的高端裝備全面封堵,形成新的產業壁壘。三是目前我國集成電路產業人才處於缺乏狀態,同時工藝研發人員的培養缺乏“產線”的支撐。為此,建議:一是發揮新型舉國體制優勢,持續支持集成電路產業發展。延續和拓展國家科技重大專項,集中力量重點攻克核心難點。支持首台套應用,逐步實現國產替代。拓展新的應用領域。加大產業基金規模和延長投入週期。二是堅持產業長遠佈局,深化人才培養改革。既要“補短板”也要“加長板”。持續加大科研人員培養力度和對從事基礎研究人員的投入保障力度,夯實人才基礎。三是堅持高水平對外開放,拓展和營造新興市場。積極探索未來和集成電路有關的新興市場,支持我國集成電路企業走出去。 [4] 

集成電路IC的普及

僅僅在其開發後半個世紀,集成電路變得無處不在,電腦,手機和其他數字電器成為現代社會結構不可缺少的一部分。這是因為,現代計算,交流,製造和交通系統,包括互聯網,全都依賴於集成電路的存在。甚至很多學者認為有集成電路帶來的數字革命是人類歷史中最重要的事件。

集成電路IC的分類

集成電路的分類方法很多,依照電路屬模擬或數字,可以分為:模擬集成電路、數字集成電路和混合信號集成電路(模擬和數字在一個芯片上)。
數字集成電路可以包含任何東西,在幾平方毫米上有從幾千到百萬的邏輯門,觸發器,多任務器和其他電路。這些電路的小尺寸使得與板級集成相比,有更高速度,更低功耗並降低了製造成本。這些數字IC,以微處理器,數字信號處理器(DSP)和單片機為代表,工作中使用二進制,處理1和0信號。
模擬集成電路有,例如傳感器,電源控制電路和運放,處理模擬信號。完成放大,濾波,解調,混頻的功能等。通過使用專家所設計、具有良好特性的模擬集成電路,減輕了電路設計師的重擔,不需凡事再由基礎的一個個晶體管處設計起。
IC可以把模擬和數字電路集成在一個單芯片上,以做出如模擬數字轉換器(A/D converter)和數字模擬轉換器(D/A converter)等器件。這種電路提供更小的尺寸和更低的成本,但是對於信號衝突必須小心。

集成電路統計數據

《中華人民共和國2021年國民經濟和社會發展統計公報》顯示:2021年,集成電路產量3594.3億塊,增長37.5%。 [3] 
2023年2月28日,國家統計局發佈《中華人民共和國2022年國民經濟和社會發展統計公報》,初步核算,2022年集成電路產量3241.9億塊,比上年增長-9.8%;集成電路出口量2734億個,比上年增長-12.0%;集成電路進口量5384億個,比上年增長-15.3%。 [5] 
參考資料