複製鏈接
請複製以下鏈接發送給好友

與非門

(一種邏輯電路)

鎖定
與非門(英語:NAND gate)是數字電路的一種基本邏輯電路。是與門和非門的疊加,有多個輸入和一個輸出。 [1] 
若當輸入均為高電平(1),則輸出為低電平(0);若輸入中至少有一個為低電平(0),則輸出為高電平(1)。與非門可以看作是與門非門的疊加。 [1] 
中文名
與非門
外文名
NAND gate

目錄

與非門定義

與非門與門非門的結合,先進行運算,再進行非運算。與非運算輸入要求有兩個,如果輸入都用0和1表示的話,那麼與運算的結果就是這兩個數的乘積。如1和1(兩端都有信號),則輸出為0;1和0,則輸出為1;0和0,則輸出為1。與非門的結果就是對兩個輸入信號先進行運算,再對此運算結果進行運算的結果。簡單説,與非與非,就是先非。
電工學裏一種基本邏輯電路,是與門和非門的疊加,有兩個輸入和一個輸出。
CMOS電路中的邏輯門非門與門、與非門、或非門或門異或門同或門(又稱異或非門),施密特觸發門、緩衝器驅動器
與非門則是當輸入端中有1個或1個以上是低電平時,輸出為高電平;只有所有輸入是高電平時,輸出才是低電平
與非門芯片:74ls系列:74ls00、74LS20,CMOS系列:CD4011

與非門真值表

與非門真值表
A
B
Y
0
0
1
0
1
1
1
0
1
1
1
0
邏輯表達式Y=(A·B)'=(A')+(B')
ANSI/IEEE Std 91-1984 ANSI/IEEE Std 91-1984
IEC 60617-12 IEC 60617-12
DIN 40700 DIN 40700
實現方法
開關邏輯 開關邏輯
CMOS邏輯 CMOS邏輯
參考資料
  • 1.    夏徵農,陳至立主編;幹福熹編,大辭海 信息科學卷,上海辭書出版社,2015.12,第204頁