-
異或門
鎖定
異或門 (英語:Exclusive-OR gate,簡稱XOR gate,又稱EOR gate、ExOR gate)是數字邏輯中實現
邏輯異或的
邏輯門。有多個輸入端、一個輸出端,多輸入異或門可由兩輸入異或門構成。若兩個輸入的
電平相異,則輸出為
高電平1;若兩個輸入的電平相同,則輸出為低電平0。即如果兩個輸入不同,則異或門輸出高電平1。
- 中文名
-
異或門
- 外文名
-
Exclusive-OR gate
- 簡 稱
-
XOR gate
- 又 稱
-
EOR gate
- 應 用
-
數字電子技術
- 特 點
-
輸入異電平,輸出高電平
異或門基本信息
雖然異或不是開關代數的基本運算之一,但是在實際運用中相當普遍地使用
分立的異或門。大多數開關技術不能直接實現異或功能,而是使用多個門組合設計。
[1]
真值表:
“異或邏輯”關係是指:當兩個邏輯自變量取值相異時,函數為1;反之,當自變量取值相同時,函數為0。或者説:當兩個輸入信號相異時有輸出,而相同時沒有輸出。
[2]
異或門實現
異或門 能實現模為2的加法,因此,異或門可以實現計算機中的
二進制加法。
半加器就是由異或門和
與門組成的。
[3]
異或門符號
異或門的常用邏輯符號如下圖1所示。對異或門的任何2個信號(輸入或輸出)同時取反,而不改變結果的邏輯功能。在“圈到圈”的設計中,我們選用最能表達要實現的邏輯功能的符號。
[1]
圖1
IEC 60617-12
|
ANSI/IEEE Std 91-1984
|
異或門的等效符號
|
異或門應用
圖2
[2]
異或門在計算電路及數字信號傳輸的糾錯電路中有着廣泛的用途。常用異或 門集成電路型號為74LS386,內含4個二輸入端異或門電路,其引腳功能和內部邏 輯結構如圖2所示。
- 參考資料
-
-
1.
(美)John F.Wakerly.數字設計 原理與實踐(原書第3版):機械工業出版社,2003
-
2.
閻石. 數字電子技術基礎 第五版: 高等教育出版社, 2006
-
3.
Thomas L. Floyd.數字電子技術(第十版) : 電子工業出版社 , 2014-01-01