-
楊驍
(華僑大學信息科學與工程學院講師)
鎖定
- 中文名
- 楊驍
- 學 歷
- 博士
- 所屬部門
- 信息
- 性 別
- 男
- 職 稱
- 講師
楊驍個人經歷
2009.8—今: 華僑大學 信息科學與工程學院 講師
2001.9—2004.6:西安科技大學,信息學院 電路與系統 碩士研究生
1997.9—2001.6:西安科技大學,信息學院 工業自動化 本科生
楊驍研究方向
1、RF/模擬集成電路設計:無線接收發機和各種ADC集成電路設計;
2、數字集成電路設計:ASIC設計和FPGA的應用
楊驍在研項目
1、基於塊數字濾波器的高階兩通道時間交織ΣΔ調製器的研究,福建省自然科學基金資助項目;
2、數字對講機中低速率語音編解碼器的研發,廈門市科技計劃項目;
3、集成心電信號採集芯片的研究與設計,華僑大學高層次人才研究基金;
4、短距離無線接收發機芯片設計,企業合作項目;
楊驍代表作
一種新型高階兩通道時間交織ΣΔ調製器系統結構[J].西安交通大學學報, 2008, 42 (8): 996-1000.
一種新型級聯ΣΔ調製器系統結構[J]. 西安交通大學學報, 2008,42 (12):1541-1545.
一種兩通道時間交織高階ΣΔ調製器[J]. 西安電子科技大學學報, 2009, 36(2): 357-365.
一種寬帶雙採樣ΣΔ調製器結構及其系統仿真[J]. 系統仿真學報, 2009, 21(6):1706-1709.
ADSL中寬帶∑△調製器的系統設計[J].信號處理,2011.
Low-power low-noise CMOS chopper amplifier[C].// 2010 IEEE International Conference on Anti-Counterfeiting, Security and Identification,2011;
一種 13 bit 40 MS/s 採樣保持電路設計[J].微型機與應用,2011;
一種dB 線性數字控制可變增益放大器的設計[J].微電子學,2012;
講授課程
1、模擬CMOS集成電路分析與設計;
2、數模混合信號集成電路設計;
3、RF集成電路設計;
- 參考資料
-
- 1. 楊驍 .華僑大學[引用日期2021-06-14]