-
時序邏輯電路
鎖定
- 中文名
- 時序邏輯電路
- 外文名
- sequential logic circuit
- 分 類
- 組合電路、時序電路
時序邏輯電路簡介
時序邏輯電路是數字邏輯電路的重要組成部分,時序邏輯電路又稱時序電路,主要由存儲電路和組合邏輯電路兩部分組成。它和我們熟悉的其他電路不同,其在任何一個時刻的輸出狀態由當時的輸入信號和電路原來的狀態共同決定,而它的狀態主要是由存儲電路來記憶和表示的。同時時序邏輯電路在結構以及功能上的特殊性,相較其他種類的數字邏輯電路而言,往往具有難度大、電路複雜並且應用範圍廣的特點
[1]
。
在數字電路通常分為組合邏輯電路和時序邏輯電路兩大類,組合邏輯電路的有關內容在前面的章節裏已經作了介紹,組合邏輯電路的特點是輸入的變化直接反映了輸出的變化,其輸出的狀態僅取決於輸入的當前的狀態,與輸入、輸出的原始狀態無關,而時序電路是一種輸出不僅與當前的輸入有關,而且與其輸出狀態的原始狀態有關,其相當於在組合邏輯的輸入端加上了一個反饋輸入,在其電路中有一個存儲電路,其可以將輸出的狀態保持住,我們可以用下圖的框圖來描述時序電路的構成。
從上面的圖上可以看出,其輸出是輸入及輸出前一個時刻的狀態的函數,這時就無法用組合邏輯電路的函數表達式的方法來表示其輸出函數表達式了,在這裏引入了現態(Present state)和次態(Next State)的概念,當現態表示現在的狀態(通常用Qn來表示),而次態表示輸入發生變化後其輸出的狀態 (通常用Qn 1表示),那麼輸入變化後的輸出狀態表示為
Qn 1=f(X,Qn)
其中:X為輸入變量。
下面通過兩個波形圖來幫助建立時序電路中存儲器的概念:
從上圖a圖中可以看出,其圖中有四段輸入RS都為0的情況,但其輸出Q的狀態不同,這取決於輸出的原始狀態;而b圖中的輸入與圖a相同,但多了一個CP,這時輸出Q不僅取決於輸入RS、輸出Q的原始狀態,而且取決CP的狀態,僅當CP為高電平時,輸入的狀態才能影響輸出的狀態。通常將上面的兩種類型分為兩種形式的存儲器電路:鎖存器(Latch)和觸發器(Flip-flop),其兩者的區別在於其輸出狀態的變化是否取決於CP(時鐘脈衝Clock Pulse)。將圖a所有的電路稱為鎖存器,而b圖所示的電路稱為觸發器電路。
時序邏輯電路的特點:任意時刻的輸出不僅取決於該時刻的輸入,而且還和電路原來的狀態有關,所以時序電路具有記憶功能。
時序邏輯電路三種邏輯器件
1.計數器
一般來説,計數器主要由觸發器組成,用以統計輸入計數脈衝CP的個數。計數器的輸出通常為現態的函數。計數器累計輸入脈衝的最大數目稱為計數器的“模”,用M表示。如M=6計數器,又稱六進制計數器。所以,計數器的“模”實際上為電路的有效狀態數
[1]
。
同步七進制加法計數器的邏輯圖計數器的種類很多,特點各異。主要分類如下:按計數進制可分為:二進制計數器、十進制計數器、任意進制計數器。按計數增減可分為:加法計數器、減法計數器、加/減計數器,又稱可逆計數器。按計數器中觸發器翻轉是否同步可分為:異步計數器和同步計數器
[1]
。
2.寄存器
寄存器是存放數碼、運算結果或指令的電路,移位寄存器不但可存放數碼,而且在移位脈衝作用下,寄存器中的數碼可根據需要向左或向右移位。寄存器和移位寄存器是數字系統和計算機中常用的基本邏輯部件,應用很廣。一個觸發器可存儲一位二進制代碼, n個觸發器可存儲n位二進制代碼。因此,觸發器是寄存器和移位寄存器的重要組成部分。對寄存器中的觸發器只要求它們具有置0或者置1功能即可,無論是用同步結構的觸發器,還是用主從結構或者邊沿觸發的觸發器,都可以組成寄存器
[1]
。
3.順序脈衝發生器
時序邏輯電路特點
帶有時序邏輯電路的數字電路主要故障分析:
2. 復位:含有微處理器(MPU)的設備,即使是最小系統,一般都具有復位功能。復位脈衝在系統上電時加載到MPU上,或在特定情況下使程序回到最初狀態(例如,看門狗Watchdog程序)。當復位脈衝不能發生、信號過窄、信號幅度不對、轉換中有干擾或轉換太慢時,程序就可能在錯誤的地址啓動,導致程序混亂。
3. 總線:總線傳遞指令系列和控制事件,一般有地址總線、數據總線和控制總線。當總線即使只有一位發生錯誤時,也會嚴重影響系統功能,出現錯誤尋址、錯誤數據或錯誤操作等。總線錯誤可能發生在總線驅動器中,也可能發生在接收數據位的其它元件中。
4. 中斷:帶微處理器(MPU)的系統一般都能夠響應中斷信號或設備請求,產生控制邏輯,以暫時中斷程序執行,轉到特殊程序,為中斷設備服務,然後自動回到主程序。中斷錯誤主要是中斷線路粘附(此時系統操作非常緩慢)或受到干擾(系統錯誤響應中斷請求)。
5. 信號衰減和畸變:長的並行總線和控制線可能會發生交互串擾和傳輸線故障,表現為相鄰的信號線出現尖峯脈衝(交互串擾),或驅動線上形成減幅振盪(相當於邏輯電平的多次轉換),從而可能加入錯誤數據或控制信號。發生信號衰減的可能原因比較多,常見的有高濕度環境、長的傳輸線、高速率轉換等。而大的電子干擾源會產生電磁干擾(EMI),導致信號畸變,引起電路的功能紊亂。
時序邏輯電路檢修方法
時序邏輯電路檢查電源
時序邏輯電路較常採用±5V、±15V、±12V電源。當電源對地短路或電源穩定性差都可能導致系統故障,表現為系統無反應、系統程序紊亂等。一般來説,電源對地短路是因為電容(去耦電容)短路產生的,找到故障電容最好的辦法是採用電流跟蹤儀跟蹤短路電流,沒有電流跟蹤儀的就只好將電路分單元查找替換。
時序邏輯電路檢查時鐘
時鐘電路一般由石英晶體電路組成(也有采用RC振盪電路的)。根據經驗,石英晶體較易損壞。可用示波器測試時鐘信號的頻率、振幅、相位,或簡單地用邏輯探針檢測時鐘脈衝的有無。對各個單元電路的時鐘均應檢測,以防斷線、鬆脱、干擾等引起時鐘脈衝的不正確。
時序邏輯電路檢查總線
用邏輯探針檢查總線上是否有脈衝活動。若總線上沒有脈衝活動,可繼續檢查總線驅動器輸入端有無脈衝信號、驅動器是否在允許狀態、驅動器是否響應激勵等,來確定故障是否是由於總線驅動器引起的,然後輪流檢查每一個總線接收者。另外,可以關掉電源,用多用表檢查總線各線的對地電阻,如果所有線的阻值一樣,那麼總線估計正常;如果一條或多條線的阻值與其餘的不同,那麼該線值得懷疑;如果有兩根線的阻值相同,而又高於或低於其它的線,那麼這兩條線可能相互短路了。
時序邏輯電路檢查關鍵的脈衝信號
用邏輯探針、示波器或邏輯分析儀觀察復位、使能、選通、讀寫、中斷、讀內存等控制信號,可以較好地判斷集成電路(IC)是否正常工作。當復位信號有效時,IC輸出應被清零或置位,程序應回到初始狀態運行;當使能信號有效而時鐘脈衝正常時,IC數據線上應有脈衝活動;當邏輯探針連到讀內存線上,而指示燈沒有閃爍顯示(即讀內存線上沒有脈衝活動),説明微處理器可能在程序的某處卡住了,因為每一條指令讀地址處存儲器時,讀內存線上通常是應有脈衝信號的;對於中斷信號,可用邏輯探針來觀察是否發生中斷線路粘附,也可通過外加直流電壓或低電平來控制(允許或禁止)被測試的中斷。
時序邏輯電路檢查接口
接口卡、印刷板與插座插接時可能鬆脱或偏離中心導致接觸不良而引發故障,實際上很多故障的確是由此產生的,對此可用無水酒精擦拭清潔接口後再重新插接固定。另外數字系統還常常通過外部通信線路(RS232、MODEM、IEEE-488等)與其它系統連接,而連接線通常很長,還可能暴露於電子干擾源下,例如繼電器、電機、變壓器、大型X線機、陰雨天閃電等,連接口接觸不良和電子干擾源的電磁干擾(EMI)均可能會產生錯誤的數據傳送,甚至損壞相關的元件。對電磁干擾最好找出干擾源後排除它,其次可改善工作環境(如濕度和温度等),加強屏蔽,或改用屏蔽性能好的連接線。
時序邏輯電路的檢修有許多方法技巧,必須通過長期實際工作摸索總結經驗,才能更好地診斷、發現、排除故障,提高時序邏輯電路的維修技術水平。
- 參考資料
-
- 1. 時序邏輯電路教學方法淺析 .中國知網[引用日期2015-02-24]