複製鏈接
請複製以下鏈接發送給好友

尹勇生

鎖定
合肥工業大學教授 [1] 博士,1973年01月生。2001/10-2002/3,合肥雙峯公司項目:容柵式數顯量儀ASIC芯片的改版開發,作為項目組長負責版圖設計和驗證以及邏輯驗證工作,已流片成功。
中文名
尹勇生
國    籍
中國
民    族
性    別

尹勇生科研方向

超大規模集成電路設計、可重構計算技術、混合信號系統設計

尹勇生教學科研成果

2001/10-2002/3,合肥雙峯公司項目:容柵式數顯量儀ASIC芯片的改版開發,作為項目組長負責版圖設計和驗證以及邏輯驗證工作,已流片成功。
2002/5-2002/10,項目:算術協處理器的設計和生產,在項目中負責邏輯模擬和測試工作,已流片成功。
2003/5-2003/9,合肥市科技計劃項目:IP軟核PCI產業化應用——硬盤數據安全芯片,在項目中負責全部驗證、測試,以及部分設計、綜合工作,已流片成功。相關項目:AD總線多次複用型PCI接口芯片,已作為安徽省科學技術研究成果,獲得合肥市科學技術進步二等獎(第四參加人)。
2004/3-2004/6,微電子所自籌項目:通用USB接口芯片的開發,作為項目組長負責系統級設計和驗證,已通過FPGA驗證。
2004/7-2006/2,國家自然科學基金項目:動態可重構SoC中數據通訊問題的研究,在項目中負責制定實施計劃,建立系統計算模型、結構模型和執行模型,並負責搭建系統環境(含1個32位的類MIPS核)。項目順利進入後期階段。
參考資料